作业帮 > 综合 > 作业

基于FPGA的DDS正弦信号发生器的设计

来源:学生作业帮 编辑:搜搜考试网作业帮 分类:综合作业 时间:2024/06/05 19:16:01
基于FPGA的DDS正弦信号发生器的设计
我要做的是531-1602KHZ的频率信号发生器,其间隔为9KHZ,要用基于FPGA的DDS方案做.可是我现在不知道频率控制字该怎样算?怎样实现频率输出范围为531-1602KHZ?怎样实现间隔为9KHZ?
基于FPGA的DDS正弦信号发生器的设计
你用IPcore 哦 altera的NCO 就可以啦 很好控制的还可以调幅 调相 调频
http://www.51kaifa.com/html/jswz/200705/read-7998.htm
这里有一资料 讲得蛮详细的.