作业帮 > 综合 > 作业

用cyclone II FPGA的PLL不可以使用8M产生50M的时钟,要满足什么条件?

来源:学生作业帮 编辑:搜搜考试网作业帮 分类:综合作业 时间:2024/06/09 23:11:50
用cyclone II FPGA的PLL不可以使用8M产生50M的时钟,要满足什么条件?
用cyclone II FPGA的PLL不可以使用8M产生50M的时钟,要满足什么条件?
1.请查看cyclone 2 的手册 PLL部分,PLL倍频是有一定的倍率
比如 4 8 16 ==
2.8M的时钟 如果要变成50M的 最好是先倍频上一个比50M大的时钟
然后再通过分频器分出一个50M的出来
3.为了避免做分数分频,最好是50M的整数倍 ,比如100M 150M
8和50的公因数是200,但是200/8=25倍
我很担心没有这高的倍频的PLL 如果没有的话 使用12.5倍的PLL 然后再做分频变成50M